所有作者:刘志军
作者单位:北京邮电大学通信与信息系统
论文摘要:本文设计了一种用于板间或芯片间高速数据传输的串行接口方案,并基于Xilinx V5SX35T FPGA芯片平台实现了板卡间3。125Gbps的数据传输。通信接口采用Verilog可编程语言实现,物理层处理使用RocketIO协议,数据链路层协议采用Aurora,用户接口采用FIFO缓冲,支持异步时钟域间的数据传输。通过大量测试数据传输验证了该方案的可行性和有效性,以及接口设计和实现方法的正确性。
关键词: 串行通信 RocketIO Aurora FPGA Verilog FIFO
免费下载《高速串行通信接口设计和实现》PDF全文(已停止下载)
本站“论文下载”文章收集整理于“中国科技论文在线”,由于各种原因,本站已暂停论文下载!请前往“中国科技论文在线http://www.paper.edu.cn/”免费下载!